RC38208/RC38108 FemtoClock®3 衰减器和时钟发生器
Renesas RC38208/RC38108 FemtoClock3 超低相位噪声抖动衰减器和时钟发生器采用 1.8 V 电源供电
Renesas RC38208 和 RC38108 是超低相位噪声抖动衰减器、多频时钟合成器和数字控制振荡器 (DCO)。这些灵活的低功耗设备可为 4G 和 5G RF 收发器输出时钟信号且带内相位噪声与杂散信号超低,且对 112 Gbps 和 224 Gbps SerDes 的输出抖动低于 25 fs RMS 。
RC38208A 评估板(修订版 A,RC38208A-EVK)支持用户评估该板的高性能合成器和抖动衰减器应用。该套件配备使用 Renesas IC 工具箱 (RICBox™) 软件的基本硬件和 GUI 设置、电路板上电说明、“使用缩提供配置文件获取活动输出信号”的说明以及不同条件所需的硬件修改。
特性
- 超低相位噪声合成器,抖动低于 25 fs RMS,12 kHz 至 20 MHz,搭配 4 MHz HPF
- 两个独立的低相位噪声同步域
- 四个独立的低相位噪声频域
- 支持 JESD204B/C
- 带有时间数字转换器 (TDC)、日内时间 (TOD) 计数器和 PTP 时钟的时间同步模块
- 8 路时钟输出,带有独立的整数分频器
- 6:LVDS、HCSL (AC-LVPECL) 或 CML
- 2:LVDS、HCSL (AC-LVPECL) 或 LVCMOS
- 输出频率范围
- CML:直流至 2.5 GHz
- LVDS 或 HCSL:DC 至 1 GHz
- LVCMOS:直流至 250 MHz
- 两路差分时钟输入可配置为四路单端时钟输入
- 采用 1.8 V 电源供电
- 设备关闭时,时钟输入可承受 1.8 V 输入,漏电流小于 1 mA
- CLKIN 输入频率范围:直流至 1 GHz
- 时间同步 TDC 支持 1PPS 和 PP2S 输入
- DPLL 符合 ITU-T G.8262 和 G.8262.1
- DPLL 输入至输出相位变化 ≤ 100ps
- DCO 频率精度 < 10 至 13
- 封装:7 mm × 7 mm,64-BGA
应用
- 光学前端 DAC/ADC 和 DSP 的定时
- 112 Gbps 和 224 Gbps SerDes 的参考时钟
- 5G 分配单元 (DU)、交换机和路由器
- 适用于基于精密时间协议 (PTP) 时钟的高性能 DCO
RC38208/RC38108 FemtoClock®3 Attenuator and Clock Generator
图片 | 制造商零件编号 | 描述 | 可供货数量 | 价格 | 查看详情 | |
---|---|---|---|---|---|---|
![]() | ![]() | RC38208A100GBB#BC0![]() | FC3W -ULTRA-LOW JITTER RF SYNCHR | 200 - 立即发货 |
1 : ¥266.37
托盘
| 查看详情 |
![]() | ![]() | RC38208A200GBB#BC0![]() | 8 OUTPUT ULTRA-LOW JITTER 2-CHA | 260 - 立即发货 |
1 : ¥266.37
托盘
| 查看详情 |
![]() | ![]() | RC38108A100GBB#BC0![]() | FC3W -ULTRA-LOW JITTER RF SYNCHR | 260 - 立即发货 |
1 : ¥244.62
托盘
| 查看详情 |
![]() | ![]() | RC38108A200GBB#BC0![]() | 8 OUTPUT ULTRA-LOW JITTER 1-CHA | 260 - 立即发货 |
1 : ¥244.62
托盘
| 查看详情 |
Evaluation Boards
图片 | 制造商零件编号 | 描述 | 可供货数量 | 价格 | 查看详情 | |
---|---|---|---|---|---|---|
![]() | RC38208A1-EVK![]() | EVAL BOARD FOR RC38108, RC38208 | 2 - 立即发货 |
1 : ¥5,399.01
盒
| 查看详情 | |
![]() | RC38208A2-EVK![]() | EVAL BOARD FOR RC38108, RC38208 | 5 - 立即发货 |
1 : ¥5,399.01
盒
| 查看详情 |
更新日期: 2024-12-03
发布日期: 2024-11-05